ARM+DSP异构多核——全志T113-i+玄铁HiFi4核心板规格书
核心板简介
创龙科技SOM-TLT113是一款基于全志科技T113-i双核ARM Cortex-A7 + 玄铁C906 RISC-V + HiFi4 DSP异构多核处理器设计的全国产工业核心板,ARM Cortex-A7处理单元主频高达1.2GHz。核心板CPU、ROM、RAM、电源、晶振等所有器件均采用国产工业级方案,国产化率100%。
核心板通过邮票孔连接方式引出CAN、UART、SPI、TWI(I2C)、EMAC、USB、LVDS DISPLAY、RGB DISPLAY、MIPI DSI、CVBS IN/OUT、CSI等接口,支持1080P@60fps JPEG/MJPEG视频硬件编码,支持4K@30fps H.265、4K@24fps H.264视频硬件解码。核心板经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环境。
用户使用核心板进行二次开发时,仅需专注上层运用,降低了开发难度和时间成本,可快速进行产品方案评估与技术预研。
图 1 核心板正面图
图 2 核心板背面图
图 3 核心板斜视图
图 4 核心板侧视图典型应用领域
- 工业控制
- 工业网关
- 仪器仪表
- 能源电力
- 轨道交通
软硬件参数
硬件框图
图 5 核心板硬件框图
图 6 T113-i处理器功能框图硬件参数
表 1
|
CPU |
全志科技T113-i,22nm |
|
|
2x ARM Cortex-A7,主频高达1.2GHz |
||
|
1x HiFi4 DSP,主频高达600MHz |
||
|
1x 玄铁C906 RISC-V(64bit),主频高达600MHz 备注:官方暂未提供RISC-V SDK,具体发布时间待定 |
||
|
Decoder |
H.265 MP@L5.0 up to 4K@30fps H.264 BP/MP/HP@L5.0 up to 4K@24fps MPEG-4 SP/ASP L5.0 up to 1080p@60fps MPEG-2/MPEG-1 MP/HL up to 1080p@60fps JPEG/Xvid/Sorenson Spark up to 1080p@60fps MJPEG up to 1080p@30fps |
|
|
Encoder |
JPEG/MJPEG up to 1080p@60fps |
|
|
ROM |
256MByte NAND FLASH或4GByte eMMC |
|
|
RAM |
128/256/512MByte DDR3 |
|
|
LED |
1x 电源指示灯 |
|
|
2x 用户可编程指示灯 |
||
|
邮票孔 |
2x 30pin + 2x 40pin,共140pin,间距1.0mm |
|
|
Video IN |
1x CSI(CMOS sensor parallel interface),8bit并口,支持1080P@30fps |
|
|
2x CVBS IN,支持NTSC和PAL制式 |
||
|
Video OUT |
2x LVDS DISPALY,包含LVDS0、LVDS1输出,支持1080P@60fps |
|
|
1x RGB DISPALY,支持1080P@60fps |
||
|
1x MIPI DSI,包含4个数据通道,支持1200P@60fps 备注:LVDS0、LVDS1与LCD0(RGB DISPLAY)引脚复用,同时LVDS0与MIPI DSI引脚复用 |
||
|
1x CVBS OUT,支持NTSC和PAL制式 |
||
|
Audio |
1x Audio Codec,包含3路单声道MIC IN、1路立体声LINE IN、1路立体声FM IN,同时包含1路差分LINE OUT、1路立体声H/P(Headphone) OUT |
|
|
其他硬件资源 |
1x USB2.0 DRD(USB0) |
|
|
1x USB2.0 HOST(USB1) |
||
|
2x SMHC(SDC0/SDC1),支持SD3.0、SDIO3.0、eMMC5.0协议 备注:核心板板载eMMC已使用SDC2,SDC2未引出至邮票孔引脚 |
||
|
4x TWI(TWI0~TWI3),Two Wire Interface(即I2C),支持标准模式(100Kbps)和高速模式(400Kbps) |
||
|
1x SPI1,含1个片选信号,时钟频率高达100MHz,支持SPI模式和DBI(Display Bus Interface)模式 备注:核心板板载NAND FLASH已使用SPI0,SPI0未引出至邮票孔引脚;SPI0与SDC2存在引脚复用关系 |
||
|
6x UART(UART0~UART5),支持4Mbps波特率(64MHz APB时钟) |
||
|
8x PWM(PWM0~PWM7),支持PWM输出、输入捕获,输出频率高达24/100MHz |
||
|
1x EMAC,支持RGMII、RMII接口(10/100/1000Mbps) |
||
|
2x GPADC(General Purpose ADC),12bit分辨率,采样率高达1MHz |
||
|
4x TPADC(Touch Panel ADC),12bit分辨率,采样率高达1MHz,支持4线电阻式触摸屏检测输入 |
||
|
1x LRADC(Low Rate ADC),6bit分辨率,采样率高达2KHz |
||
|
1x LEDC,支持1024个LED串行连接,LED数据传输速率高达800Kbps |
||
|
3x I2S/PCM,全双工,采样率8KHz~384KHz |
||
|
1x DMIC,最高支持8通道,采样率8KHz~48KHz |
||
|
1x OWA(One Wire Audio),兼容S/PDIF协议 |
||
|
2x CIR,1x CIR TX接口,1x CIR RX接口 |
||
|
2x CAN(CAN0、CAN1),支持CAN 2.0A和CAN 2.0B协议 |
||
|
3x JTAG,包含ARM、RISC-V和HiFi4 DSP JTAG |
||
备注:部分引脚资源存在复用关系。
软件参数
表 2
|
内核 |
Linux-5.4.61、Linux-RT-5.4.61、翼辉SylixOS(国产操作系统,计划) |
|
|
文件系统 |
Buildroot-201902、翼辉SylixOS(国产操作系统,计划) |
|
|
图形界面开发工具 |
Qt-5.12.5 |
|
|
软件开发套件提供 |
T113-i_V1.0(Linux) |
|
|
驱动支持 |
DDR3 |
eMMC |
|
UART |
NAND FLASH |
|
|
LED |
KEY |
|
|
SD |
CAN |
|
|
Ethernet |
USB |
|
|
4G/WIFI |
CVBS IN |
|
|
RTC |
MIC IN/LINE IN |
|
|
H/P OUT |
LVDS LCD |
|
|
TFT LCD |
MIPI LCD/HDMI OUT |
|
|
CVBS OUT |
Touch Screen |
|
开发资料
- 提供核心板引脚定义、可编辑底板原理图、可编辑底板PCB、芯片Datasheet,协助国产元器件方案选型,缩短硬件设计周期;
- 提供系统固化镜像、内核驱动源码、文件系统源码,以及丰富的Demo程序;
- 提供完整的平台开发包、入门教程,节省软件整理时间,让应用开发更简单。
开发案例主要包括:
- Linux、Linux-RT、Qt应用开发案例
- HiFi4 DSP开发案例
- ARM + HiFi4 DSP核间通信开发案例
- IgH EtherCAT主站、CAN开发案例
- 4G/WIFI/Bluetooth/NB-IoT/ZigBee/LoRa开发案例
- LVDS、LCD、MIPI、HDMI、CVBS多媒体显示开发案例
- H.264、H.265视频开发案例
- Docker容器技术、MQTT通信协议案例、Ubuntu操作系统演示案例
- 翼辉SylixOS国产操作系统演示案例(计划)
- 8/16通道国产同步AD采集开发案例(与AD7606/AD7616管脚兼容)(计划)
- ARM与FPGA通信开发案例(SPI/CSI)(计划)
电气特性
工作环境
表 3
|
环境参数 |
最小值 |
典型值 |
最大值 |
|
工作温度 |
-40°C |
/ |
85°C |
|
工作电压 |
/ |
5.0V |
/ |
功耗测试
表 4
|
工作状态 |
电压典型值 |
电流典型值 |
功耗典型值 |
|
空闲状态 |
5.0V |
0.12A |
0.60W |
|
满负荷状态 |
5.0V |
0.22A |
1.10W |
备注:功耗基于TLT113-EVM评估板测得。测试数据与具体应用场景有关,仅供参考。
空闲状态:系统启动,评估板不接入其他外接模块,不执行程序。
满负荷状态:系统启动,评估板不接入其他外接模块,运行DDR压力读写测试程序,2个ARM Cortex-A7核心的资源使用率约为100%。
机械尺寸
表 5
|
PCB尺寸 |
35mm*45mm |
|
PCB层数 |
8层 |
|
PCB板厚 |
1.6mm |

图 7 核心板机械尺寸图
产品型号
表 6
|
型号 |
CPU |
ARM主频 |
NAND FLASH |
eMMC |
DDR3 |
温度级别 |
|
SOM-TLT113-2GN1GD-I-A1.0 |
T113-i |
1.2GHz |
256MByte |
/ |
128MByte |
工业级 |
|
SOM-TLT113-2GN2GD-I-A1.0 |
T113-i |
1.2GHz |
256MByte |
/ |
256MByte |
工业级 |
|
SOM-TLT113-32GE2GD-I-A1.0 |
T113-i |
1.2GHz |
/ |
4GByte |
256MByte |
工业级 |
|
SOM-TLT113-32GE4GD-I-A1.0 |
T113-i |
1.2GHz |
/ |
4GByte |
512MByte |
工业级 |
型号参数解释
图 8ARM+DSP异构多核——全志T113-i+玄铁HiFi4核心板规格书的更多相关文章
- 单片机与嵌入式 以及ARM DSP FPGA 几个概念的理解
嵌入式设备一般要满足实时性的要求,而实时性是要求数据输入和输出的延时满足一定的要求.当然嵌入式一般都便携性都比PC要好,功能没有PC多,PC是通用,他是专用,一般只专注某些功能的实现,比如DSP专注数 ...
- 【DSP开发】【Linux开发】基于ARM+DSP进行应用开发
针对当前应用的复杂性,SOC芯片更好能能满足应用和媒体的需求,集成众多接口,用ARM做为应用处理器进行多样化的应用开发和用户界面和接口,利用DSP进行算法加速,特别是媒体的编解码算法加速,既能够保持算 ...
- 【新产品发布】【iCore2 ARM / FPGA 双核心板】
iCore2是一款包含ARM / FPGA两大利器的双核心板.ARM方面,采用意法半导体高性能的32位Cortex-M3内核STM32F103VE微处理器,主频达72MHz,并包含丰富外设接口.FPG ...
- ARM核心板_迅为4418核心板_高稳定超轻薄_研发超灵感
ARM核心板_迅为4418核心板_三星四核S5P4418处理器 4418核心板正面: 4418核心板反面:4418核心板尺寸图:详情了解:https://item.taobao.com/item.ht ...
- ARM核心板_迅为imx6工控核心板_核心板中的小新潮
ARM核心板_迅为imx6工控核心板_核心板中的小新潮核心板参数 尺寸 51mm*61mm CPU Freescale Cortex-A9 四核 i.MX6Q,主频 1.2 GHz 内存 2GB DD ...
- 【iCore1S 双核心板_ARM】例程五:IWDG看门狗实验——复位ARM
实验原理: STM32内部包含独立看门狗,通过看门狗可以监控程序运行,程序错误 时,未在规定时间喂狗,自动复位ARM.本实验通过按键按下,停止喂狗, 制造程序运行 错误,从而产生复位 . 实验现象: ...
- 【iCore1S 双核心板_ARM】例程六:WWDG看门狗实验——复位ARM
实验原理: STM32内部包含窗口看门狗,通过看门狗可以监控程序运行,程序错误 时,未在规定时间喂狗,自动复位ARM.本实验通过按键按下,停止喂狗, 制造程序运行 错误,从而产生复位 . 实验现象: ...
- 375-基于TI DSP TMS320C6657、XC7K325T的高速数据处理核心板
基于TI DSP TMS320C6657.XC7K325T的高速数据处理核心板 一.板卡概述 该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TI DSP TMS320C6657和 ...
- 202-基于TI DSP TMS320C6678、Xilinx K7 FPGA XC72K325T的高速数据处理核心板
基于TI DSP TMS320C6678.Xilinx K7 FPGA XC72K325T的高速数据处理核心板 一.板卡概述 该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TI DSP ...
- 175-基于TI DSP TMS320C6455、Xilinx V5 FPGA XC5VSX95T的高速数据处理核心板
基于TI DSP TMS320C6455.Xilinx V5 FPGA XC5VSX95T的高速数据处理核心板 一.板卡概述 该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TI DSP ...
随机推荐
- 累计预扣法个税,怎么算?(附excel)
累计预扣法个税计算 依法纳税是每个公民的义务,但看着每个月递增的个税,你可能会发出疑问,这到底是怎么算的?这就要引出2019年1月1日实施新实施的个税法,累计预扣法.即自2019年1月1日起,居民个人 ...
- cesium教程2-加载显示地形地图
上面地形数据,是调用cesium官方的地图服务,需要先注册cesium账户,配置cesium的账户token才行 1.在线地形服务的示例代码如下 <!DOCTYPE html> <h ...
- ip地址、子网掩码、网关、dns简介
IP地址IPADDR: IP地址是唯一的标识,是一段网络编码(二进制),由32位组成. IP 是 Internet Protocol(网际互连协议)的缩写,是 TCP/IP 体系中的网络层协议. IP ...
- C 语言编程 — 数据类型的别名
目录 文章目录 目录 前文列表 typedef 关键字 typedef 和预处理器指令 #define 的区别 前文列表 <程序编译流程与 GCC 编译器> <C 语言编程 - 基本 ...
- 知识图谱-生物信息学-医学顶刊论文(Briefings in Bioinformatics-2022):基于异构图GCN和GAT的DTI预测
(2022.4.16)Briefings-DTI-HETA:基于异构图GCN和GAT的DTI预测 目录 (2022.4.16)Briefings-DTI-HETA:基于异构图GCN和GAT的DTI预测 ...
- 【c#】 重复鼠标键盘动作
这个先录制好要重复的鼠标和键盘的操作,然后就能重复的执行保存的这些动作,这个是我从csdn下载的,原本不支持录制键盘动作. + 符号 开始/暂停录制 / 播放/暂停动作 - 退出程序 主要是用到了 ...
- Swift 与 Objc Exception
一.背景 Swift具备完善的Error handle机制,对于纯Swift下面的Error,在编码的时候能够正确处理. 在使用try? 处理抛出Error的方法的时候,会忽略Error,直接返回ni ...
- itest work(爱测试) 开源一站式接口测试&敏捷测试工作站 9.0.3
(一)itest work 简介 itest work (爱测试) 一站式工作站让测试变得简单.敏捷,"好用.好看,好敏捷" ,是itest wrok 追求的目标.itest w ...
- openstack考试需要的部署操作
openstack操作大全 一,keystone 用户 1.创建用户 openstack user create --password 密码 --email邮箱 --domain 域名 用户名字 2. ...
- Nodejs中间件 中间件分类和自定义中间件
中间件 中间件理解 中间件可以理解为业务流程的中间处理环节.如生活中吃一般炒青菜,大约分为如下几步骤 express中当一个请求到达的服务器之后,可以在给客户响应之前连续调用多个中间件,来对本次请求和 ...