选型 型号 接口 功能 备注 电源 CH372 并口 USB_Device 全速 USB 设备接口,兼容 USB V2.0 3.1-3.6 4.2-5.4 CH374 SPI/并口 Host/Device都可以,F/U封装可以扩3个USB口 支持 1.5Mbps 低速和 12Mbps 全速 USB 通讯,兼容 USB V2.0 3.0-3.6 4.4-5.3 CH375 并口/串口(只能在USB_HOST下使用) Host/Device 支持 1.5Mbps 低速和 12Mbps 全速 USB…
概述 CH32F1系列是沁恒生产的32位Cortex-M3 MCU, 片上集成了时钟安全机制.多级电源管理. 通用DMA控制器等. 此系列具有 2 路 USB2.0接口.多通道 TouchKey. 12 位 DAC 转换模块, 多通道 12 位 ADC. 多组定时器. CAN 通讯控制器. I2C/USART/SPI 等丰富的外设资源. 与STM32F103系列芯片相比, 管脚和寄存器兼容, 增加了USB功能, 有2个USB, 一个Host, 一个Device, 增加了DAC, 供电兼容5V F…
目录 沁恒CH32F103C8T6(一): Keil5环境配置,示例运行和烧录 沁恒CH32F103C8T6(二): Linux PlatformIO环境配置, 示例运行和烧录 StdPeriphLib_CH32F1封装库 封装库地址 GitHub StdPeriphLib_CH32F1 Gitee StdPeriphLib_CH32F1 StdPeriphLib_CH32F1 是用于 CH32F1 系列MCU的 SPL 风格封装库 使用 arm-none-eabi-gcc 工具链 兼容 Lin…
目录 沁恒CH32V103C8T6(一): 核心板焊接和Windows开发环境配置 沁恒CH32V103C8T6(二): Linux RISC-V编译和烧录环境配置 硬件准备 CH32V103 开发板/核心版 WCH-Link 软件准备 软件主要是用于编译的 RISC-V GCC , 和用于烧录的 OpenOCD. RISC-V GCC 可以选择公版或者WCH版 OpenOCD 暂时只能用WCH定制版本, 用公版的无法识别 wlink 公版 RISC-V GCC 前往 https://githu…
目录 沁恒CH32F103C8T6(一): Keil5环境配置,示例运行和烧录 沁恒CH32F103C8T6(二): Linux PlatformIO环境配置, 示例运行和烧录 沁恒CH32F103C8T6(三): PlatformIO DAPLink和WCHLink下载配置 使用 DAP-Link 烧录 DAP-Link 是ARM官方的一款开源的调试仿真器,也叫CMSIS-DAP, 几乎支持所有Cortex-M内核的MCU,不挑品牌厂家. 其功能等价于ST的ST-Link. 在Win10 Ke…
CH32V003 沁恒最近推出的低价CH32V003系列, 基于青稞RISC-V2A内核, 48MHz主频, 2KB SRAM, 16KB Flash, 工作电压兼容3.3V和5V. 主要参数如下 System Clock: 48MHz SRAM: 2KB Flash: 16KB Power Supply: 3.3/5V 多种低功耗模式: 睡眠, 待机 上/下电复位, 可编程电压检测器 DMA: 1组1路通用 运放比较器: 1组 ADC: 1组10位 Timer: 1个16位高级, 1个16位通…
CH32V103C8T6 CH32V103C8T6是沁恒的RISC-V内核MCU, 基于RISC-V3A处理器, 内核采用2级流水线处理,设置了静态分支预测.指令预取机制,支持DMA. 主要参数如下 CPU: 32位RISC-V3A, RV32IMAC指令集, 最高80MHz, 典型72MHz RAM: 20KB Flash: 64KB BootLoader: 3.75KB 系统引导程序存储区 供电: 2.7V - 5.5V (兼容3.3V和5V) Timer: 通用3, 高级1, 看门狗2,…
目录 沁恒CH32V003(一): CH32V003F4P6开发板上手报告和Win10环境配置 沁恒CH32V003(二): Ubuntu20.04 MRS和Makefile开发环境配置 硬件准备 沁恒CH32V003F4P6开发板 WCH-LinkE MounRiver Studio Community 环境 使用 MounRiver Studio Community IDE 进行开发是比较简单的一种方式, 前往 http://mounriver.com/download 下载 MounRiv…
上一篇文章<蓝牙单芯片DA14580的硬件架构和低功耗>阐述了DA14580的硬件架构和低功耗的工作原理.本文文章阐述该平台的软件体系,并着重分析消息事件的处理机制. 一.DA14580SOC硬件组成和软件体系组成 DA14580芯片硬件架构包括三个部分: 1)使用ARM公司的cortex M0作为CPUprocessor处理器. 2)使用RivieraWaves公司的IP核作为BLEcore和基带.射频部分. 3)集成时钟管理CMU.电源管理PMU.memory控制存储和其他外围模块控制器,…
号称全球最低功耗蓝牙单芯片DA14580在可穿戴市场.健康医疗.ibeacon定位等市场得到广泛的应用,但是因为其较为封闭的技术/资料支持导致开发人员有较高的技术门槛,网络上也极少看到有关DA14580的开发技术分享,因此一般企业和一般技术团队都不敢贸然采用该平台,但一旦精通该芯片平台的开发,即可在蓝牙方案应用开发中获得较大的技术优势. 作者在集成电路领域有较为深厚的积累,在DA14580平台也有丰富的开发经验,接下来将以一个系列文章对DA14580的硬件架构和软件体系进行分析.如需技术咨询,请…