pads】的更多相关文章

一.板框.装配线.标注线配置: 二.个人爱好,我一般把Top pads设置成为浅绿色,Top Trace/vias/2D Line/Text/Cooper设置成为深绿色,Error设置成为黄色,而Boottom pads 设置成为粉红色,Bootom Trace/Vias/2D Line/Text/Cooper设置成为红色,Error设置成为紫色.如下: 绘制出来的效果如下: 三.对于Soder Mask层,设置如下: 显示效果如下: 备注:该2Dline线径为0.0254,copper半径为1…
现象: 原因: PCB尺寸是有限的,PADS中对于坐标大小有所限制,但AUTO CAD中的坐标却是无限制的. 解决方法: 1.在AUTO中使用M命令,将绘制的结构图移动至原点: 2.在AUTO中使用WBLOCK将所绘制的结构选中且另存为新的.DWG文件(此操作相当于将选中的范围之外的其他空间去除,剩下的范围作为新的文件的范围),然后再由该.DWG文件导出.DXF文件,当然也可以在原.DXF文件操作,这样可以不用再次导出: 3.使用PADS导入.DXF,如下,坐标比例1:1.…
在利用pads工具进行layout时,由于某一条网络可能会有很多条走线,而走线的宽度也相同,如果一条条设置,会很麻烦,所以pads中可以直接设置某一网络的线宽,避免繁琐的工作. 如下所示同一网络的走线: 现在设置走线宽度为8mil,为了避免重复设置宽度,可以在规则设置中设置,具体操作如下: (1)选中所需要设置的某网络走线 点击无模命令ALT+ENTER键,进入网络属性(NET PROPERTIES)中,如下图所示: 如上红色箭头所指方向,点击规则(rules),如下: 在网络规则,我们选择cl…
在pads中,先按照<pads实战攻略与高速PCB设计>中所说分类,大面积的灌铜有三个重要的概念: (1)copper(铜箔,静态铜): (2)copper pour(覆铜,动态铜): (3)plane(平面层). 其中铜箔是绘制实心的铜皮,将所画的区域的所有连线和过孔全部连接到一起,不会去考虑是否是同一个网络,比较容易造成短路,虽然copper pour虽然也是绘制大面积的铜皮,但会主动的去区分覆铜区的过孔和焊点的网络,如果过孔与焊点是在一个网络中,那么copper pour将会根据设定好的…
位于 [HKCU\Software\Mentor Graphics\PADS9_5\PADS Layout\Workspaces\ENU\Default\BCGToolBar-593980] 下的二进制数据项:Buttons.  字符串的表达  该二进制数据记录字符串时,在字符串数据头部增加1byte用来记录长度. ,,,,6c, 首位05即表示接下来这个字符串的长度为5byte,“&File”.  菜单项的表达  记录菜单的数据长度不定,结构如下. 0b,,,, // CommandId 菜单…
很多同仁都喜欢用OrCAD画原理图,而PCB Layout则用PADS/PowerPCB,这两者被有些人誉为“黄金组合”,但由于两者并非一套软件,因此如何实现同步亦是需要急待解决的问题... (未完待续)…
有没有遇到过进行Verify Design通过后,回来的样板仍然出现短路或其它莫名其妙的问题?此情此景,你是否一度对PADS失去的希望?但,工具是没有问题的,看看怎么样正确有效地使用它吧.主要需要注意以下两点: (1)在进行Verify Design时,必须将Display Colors对话框中的所有使用到的电气层(Layers)与对象类型(Object Types)颜色打开,如下图所示.因为PADS的Verify Design只验证我们眼睛能看到的那些对象,如果将某种对象关闭,你看不见的话,P…
差分信号在高速电路设计中应用越来越广泛,如USB.HDMI.PCI.DDR*等,承载差分信号的差分线主要优势有:抗干扰能力强,能有效抑制EMI.时序定位精确等,对于PCB工程师来说,最关注的是如何确保在实际走线中能完全发挥差分线的这些优势. (1)定义差分对信号:在Router中,同时选定需要走差分线的网络(Net),右击后选择Make Differential Net,如下图所示. (2)打开项目浏览器Project Explorer窗口,展开Net Objects树形列表下的Differen…
蛇形线是布线过程中常用的一种走线方式,其主要目的是为了调节延时满足系统时序设计要求,但是设计者应该有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用,因此一块PCB上的蛇形线越多并不意味着越“高级”.实际设计中,为了保证信号有足够的保持时间,或减小同组信号之间的时间偏移,往往不得不故意进行绕线,例如DDR*(DDR1/DDR2/DDR3)中的DQS与DQ信号组要求要严格等长以降低PCB skew,这时就要用到蛇形线. (1)设置蛇形线的参数.蛇形线的参数主要有线长.同组线线长…
10步完成PADS从原理图到PCB设计 图片有点大,可以点击观看. 第一步:启动PADS LOGIC 第二步:添加元器件 第三步:选择2个9脚接插头放置在原理图上 第四步:添加连线. 完成后如图 第五步:将原理图导入PCB文件 第六步:点击新建. 完成后界面如下 第七步:选择design,点击send net list. 第八步:绘制PCB板外框. 第九步:绘制PCB板走线. 第十步:走线绘制完成. http://blog.chinaunix.net/uid-24343357-id-317984…