内层分割,比如电源层需要分割几种电源。

(1)、点击Display -> Assign Color 在Option中,先取一种颜色作为高亮显示的颜色。

(2)、在Find中,选Net,点击more,选择要高亮显示的电源网络,点击Apply。

就可以看到该网络用指定的颜色高亮显示出来。

然后在Find by Name Property中把刚才选择的移除,重新选择另外一个电源网络名,这时不要急着点Apply,先到Option中,选择另外一种颜色以便区别其他网络名的颜色,在到Find by Name Property中点击Applay,另一条电源网络名也高亮了。比如下面分别用三种颜色高亮DVDD18(黄色)和DVDD28(紫色) 及AVDD28(青色)三个电源网络名,这样做的好处是方便电源分割。

(3)、先给电源层敷一层完整的铜。Shape -> Rectangular,在Option中设置按照下图设置好,在PCB中画矩形就铺好一块铜皮了。

铺的AVDD28颜色也为青色。

(4)、现在开始分割出DVDD18和DVDD28两个电源。点Add ->Line,在Option中设置好隔离层、电源层、直线、角度及线宽等信息。注意线宽一般设置大一点,尤其是两路电源压差很大时,宽度尽量宽,这里设置40mil,防止因过小在加工时容易造成相连。

根据高亮显示的网络名进行分区,如下图所示。

(5)、Edit -> Split Plaen ->Create,在弹出的框中选择Power,点Create。

自动会高亮显示一块区域,在Select a net 中,指定某一网络点OK,就分配好一块区域了,比如该网络是DVDD28。

点击OK后,会自动高亮显示另外一块区域,同样指定一个网络,比如DVDD18。


最后一块铜皮也会高亮显示,重新指定一网络,比如AVDD28.

点OK,由于所有区域都已分配好了,Select a net 框自动关闭,分割完的之后效果图,如下:

(6)、所有区域都已分割好,在没有点击任何操作命令下,Find中选择Net和Shape,在用鼠标靠近某区域边缘,会显示网络名,查看网络名是否正确。

Allegro PCB -内层分割,比如电源层需要分割几种电源的更多相关文章

  1. OrCAD Capture CIS绘制原理图、Allegro PCB Design XL 绘制PCB

    1.OrCAD Capture CIS绘制原理图 1.1.快捷键 (1)放置连线         w (2)放置net名称      n     放下一个时再按n可以编辑名字 (3)编辑属性      ...

  2. 每天进步一点点------Allegro PCB

    Allegro PCB 1.如何在allegro中取消花焊盘(十字焊盘) set up->design parameter ->shape->edit global dynamic ...

  3. Allegro PCB SI (2)

    整理一下在电研院学的si (虽然彩超的si在频率15Mhz以上后,si是失真的.昨晚遇到孔大哥也是这样说的,板级仿真,要layout过硬,然后找到合适的top test point) Allegro ...

  4. Allegro pcb -等长设计

    1.首先注意打开的Allegro PCB是哪个产品控件,如下图,若打开的是Allegro PCB Designer,在后面,看别人的讲解过程中会找不到“SiXplorer”,原因 就是出在这里,All ...

  5. Allegro PCB -如何做自定义焊盘

    1.如何创建自定义焊盘,比如这种形状的焊盘. (1).打开PCB Editor –>Allegro PCB Design ->New,在类型中选择Shape symbol,并输入名字,比如 ...

  6. 切换Allegro PCB Editor

    操作系统:Windows 10 x64 工具1:Allegro PCB Editor 菜单File > Change Editor... 在Product Choices对话框中,就可以选择想要 ...

  7. Allegro PCB Design GXL (legacy) 将brd文件另存为低版本文件

    Allegro PCB Design GXL (legacy) version 16.6-2015 参考:https://blog.csdn.net/qq_29761395/article/detai ...

  8. Allegro PCB Design GXL (legacy) 设置自动保存brd文件

    Allegro PCB Design GXL (legacy) version 16.6-2015 菜单Setup > User Preferences... 在User Preferences ...

  9. Allegro PCB Design GXL (legacy) 由零散的对象构成一个Shape

    Allegro PCB Design GXL (legacy) version 16.6-2015 从DXF文件中导入板框之后,发现板框是由Line Segment.Arc Segment等对象组成, ...

随机推荐

  1. hdu_5748_Bellovin(LIS)

    题目链接:hdu_5748_Bellovin 题意: 给你一个数列ai,设f(a1,a2,a3,..an)=(f1,f2,f3,...,fn),其中fi表示以ai结尾的最长递增子序列长度,注意:必须要 ...

  2. 如何在sharepoint里通过correlation id查找详细的错误信息

    Sharepoint里我们经常遇到这样的错误信息: 我们能通过下面的power shell 命令来查到详细的错误信息: $correlationid = "943e6e9c-b5d9-207 ...

  3. MyEclipse的Expressions没有结果的解决办法

    之前我的Expressions在Value这一列什么都不显示,就连简单的1+2结果3都不显示出来. 然后我咬咬牙把它卸载了,然后重装就好了,我也不清楚是什么原因. 1.之前我安装的目录是"C ...

  4. flex日期合并与拆分

    <?xml version="1.0" encoding="utf-8"?> <s:Application xmlns:fx="ht ...

  5. javase swing

    package com.test; import java.awt.BorderLayout; import java.awt.Color; import java.awt.event.ActionE ...

  6. 这几个linux 命令

    原文: linux性能分析 http://www.cnblogs.com/peida/tag/linux%E6%80%A7%E8%83%BD%E5%88%86%E6%9E%90/ du -sh /da ...

  7. redis采用序列化方案存对象

    前几天被问到这样一个问题,redis怎么存对象,平时也没怎么注意,只知道redis存字符之类的,不过就是根据键存取值,不过对象的话还是不同的 首先来了解一下为什么要实现序列化 为什么要实现序列化接口 ...

  8. C/C++ - 结构体实际申请的空间

    C/C++ - 结构体实际申请的空间 如下的结构体,sizeof()大小,实际申请的空间以及理论上申请最佳空间 struct Spot { int x; int y; bool visible; in ...

  9. oracle_一次移动数据库dbf文件的操作

    oracle数据库的dbf路径下面磁盘不足,需要把原始路径下面的dbf文件移动到另外一个磁盘路径下, 具体的操作有四步. 1.把整个表空间offline. 2.copy原始路径下的dbf文件到新的路径 ...

  10. ReactiveCocoa 浅析

    转载自:http://limboy.me/ios/2013/12/27/reactivecocoa-2.html   ReactiveCocoa是Github开源的一款cocoa FRP 框架,我在之 ...